STA(Static Timing Analysis,静态时序分析)是时序分析方法中的一种,另一种叫时序仿真(Timing Simulation),不仅能验证时序还可以验证功能,时序分析通常指的就是这两种方法,简单来说,时序分析就是分析电路的时序问题,STA中的静态指的是不依赖输入端口的激励,而时序仿真则需要激励。
静态时序分析—时钟延时(Clock Latency)
静态时序分析—时钟偏斜(Clock Skew)
静态时序分析—脉冲宽度检查(Pulse Width check)
静态时序分析—时序借用(Timing Borrow)
静态时序分析—串扰延迟分析(Crosstalk Delay Analysis)
静态时序分析—虚拟时钟与I/O延时约束
静态时序分析—悲观路径移除(CPPR)
静态时序分析—门控时钟检查(Clock Gating Check)
静态时序分析—伪路径(Fasle Path)
静态时序分析—Clock Group
静态时序分析—无效路径(set_case_analysis)
静态时序分析—多周期路径(Multicycle Path)
静态时序分析—set_sense
最后
以上就是活力豌豆最近收集整理的关于静态时序分析(STA)基本概念的全部内容,更多相关静态时序分析(STA)基本概念内容请搜索靠谱客的其他文章。
本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
发表评论 取消回复