概述
1、设计一个同步清零的JK触发器,其引脚名称和逻辑功能如下表所示。
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY jk IS
PORT (clk, clr, j,k : IN STD_LOGIC;
q, nq : buffer STD_LOGIC);
END jk;
ARCHITECTURE arjk OF jk IS
BEGIN
PROCESS(clk) is
BEGIN
IF (clk'EVENT AND clk='1') THEN
IF(clr='0') THEN
q<='0';
nq<='1';
ELSE
IF((j='0') and(k='1')) THEN
q<='0';
nq<='1';
ELSIF ((j='1') and(k='0')) THEN
q<='1';
nq<='0';
ELSIF ((j='1') and(k='1')) THEN
q<=NOT q;
nq<=NOT q;
END IF;
END IF;
END IF;
END PROCESS;
END arjk;
最后
以上就是乐观衬衫为你收集整理的VHDL设计一个同步清零的JK触发器的全部内容,希望文章能够帮你解决VHDL设计一个同步清零的JK触发器所遇到的程序开发问题。
如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。
本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
发表评论 取消回复