我是靠谱客的博主 乐观衬衫,这篇文章主要介绍VHDL设计一个同步清零的JK触发器,现在分享给大家,希望可以做个参考。

1、设计一个同步清零的JK触发器,其引脚名称和逻辑功能如下表所示。
在这里插入图片描述

LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY jk IS
PORT (clk, clr, j,k : IN STD_LOGIC;
q, nq : buffer STD_LOGIC);

END jk;
ARCHITECTURE arjk OF jk IS
	BEGIN
		PROCESS(clk) is
		BEGIN
			IF (clk'EVENT AND clk='1') THEN
				IF(clr='0') THEN
					q<='0';
					nq<='1';
				ELSE
					IF((j='0') and(k='1')) THEN
						q<='0';
						nq<='1';
					ELSIF ((j='1') and(k='0')) THEN
						q<='1';
						nq<='0';
					ELSIF ((j='1') and(k='1')) THEN
						q<=NOT q;
						nq<=NOT q;
					END IF;

				END IF;
		 	END IF;

	   END PROCESS;
END arjk;

最后

以上就是乐观衬衫最近收集整理的关于VHDL设计一个同步清零的JK触发器的全部内容,更多相关VHDL设计一个同步清零内容请搜索靠谱客的其他文章。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(133)

评论列表共有 0 条评论

立即
投稿
返回
顶部