概述
连续信号:在整个连续时间范围内都有定义的信号
模拟信号:连续的电压值
离散信号:在给定范围内一定数量的离散的电压值
数字信号:自变量离散,因变量也离散的信号
数字系统设计过程:设计输入、便以综合、适配、时序仿真与功能仿真、编程下载、硬件测试
二进制数字系统:包含存储器,中央处理单元(控制单元和数据通道),输入输出
二进制:逢二进一,0 1
八进制:逢八进一,0 1 2 3 4 5 6 7
十六进制:逢十六进一,0 1 2 3 4 5 6 7 8 9 A B C D E F
数值转换:幂次方
信息类型:数值类型用二进制数字编码表示,非数值类型用二进制编码表示(ASCII码)
常用的二进制编码:BCD(通过四位二进制数表示一位,即8421码),2421码(权值相加),余3码(BCD码+0011)
字符编码(ASCII码):采用7位二进制编码表示128个字符,包含94个可打印字符(大小写字母,数字,32个特殊字符)及34个不可打印字符(控制字符)。8位为一字节
奇偶校验码:在二进制编码中额外加上一个校验位,用于表示编码中1的个数。当1个数为偶数时,偶校验为0,奇校验为1。可以对奇数个改变检测,但无法检测偶数个
格雷码:每次只进行一次翻转,即每次只改变一个位数上的数字
基本逻辑运算:与(同一为一)或(同零为零)非,异或(不同为一)
布尔代数:看书
逻辑表达式:标准形式为积之和或者和之积,最小项为1的和,01否定相同;最大项为0的积,01否定相反
门输入成本:给定等式一一对应的实现中所用的门的输入端之和
文字成本:与逻辑图一一对应的布尔表达式中文字的个数
卡诺图优化:方格中写函数的真假性,矩形的方格数必须为2的幂次方
无关最小项:函数中没有指定的最小项,在卡诺图中用x表示,在化简时可包含可不包含
异或门性质:看书
门的传播延迟:信号的变化从输入传播到输出所需要的时间。做题时先画图,再分析输入一个正负脉冲
拒绝时间:门的最短的反应时间,小于等于传播延迟
工艺映射:将与或非映射到与非、或非或者其他更高级结构
层次化设计方案:写门函数
组合逻辑电路:译码器、多路复用器
紧凑真值表:化简真值表中的相同项得到
迭代电路:通过相同的子功能来处理数据,子功能为单元
二进制加法器:半加器、全加器、行波进位加法器、串行加法器
二进制加减法器
带符号的二进制数:加法直接相加,符号位处产生的进位丢弃;减法对减数取补码后相加,符号位产生的进位丢弃
同步时序电路:行为依赖于离散的时间点,仅在规定的时间捕获输入并改变状态
异步时序电路:行为依赖于某一时刻的输入,在任意时刻捕获输入并改变状态
Moore型电路:输出与当前状态有关
Mealy型电路:输出与输入和当前状态都有关
锁存器:只要信号不变,便能无限期保存二进制数据,sr锁存器、d锁存器
触发器:输入信号值的改变可控制内部锁存器的状态,d触发器
输入方程:用布尔函数集合来描述触发器产生输入信号的组合电路部分
状态表:包含当前状态、输入、下一状态、输出的真值表
状态图:圆圈表示触发器状态,有向线段为当前的输入,指向下一状态,输出要么在圈内,要么在线上
时序电路设计:功能规格说明、形式化(得到状态图或状态表)、状态赋值(给每个状态赋二进制编码,表示要几个触发器)、输入方程(选择触发器类型)、输出方程(有输出得到输出方程)、优化,工艺映射
状态机图:用布尔函数表达式和描述输入的方程来代替数目庞大的输入输出集合,要写上每个变量的默认值。vhdl中用type描述状态
输入信号建立时间:信号在时钟上升沿之前就到达的时间
输入信号保持时间:在时钟上升沿到达后信号仍需要保持一定时间
时序电路定时:?
异步交互:处理别的事情,在重要度高的事情来临时,跳出当前事件处理重要度高的事件,处理暂停后继续处理当前事件,然后再处理回复
同步交互:处理别的事情,在重要度高的事情来临时,跳出当前事件处理重要度高的事件,处理暂停后停止处理当前事件,等待然后处理回复
同步与亚稳态:触发器无法在某个规定时间达到一个可确认状态,输出将无法预测
扇出系数:一个门的输出能驱动的标准负载(门)数
噪声容限:不使门的输出产生非预期改变的情况下,正常输出允许叠加的最大外部输出电压
延迟模型:传播延迟和跳变时间
可编程逻辑器件:输入(地址)到2k*n个网格到n输出(数据),即一个k-2k译码器和n个2^k或门
用PLA实现组合电路:要求两个共享的蕴含项最多,可加反
用PAL实现组合电路:要求乘积项最少
FPGA:?
寄存器加载方式:控制时钟和控制数据(使能端)
移位寄存器与计数器:行波异步计数器(每个寄存器的输出引脚连接到下一级寄存器的时钟引脚,每个寄存器的时钟不同,上一级的输出作为下一级的时钟,从而达到不断分频?)和同步计数器(所有寄存器共享一个时钟被测量累计值,当计数脉冲输入时所有触发器同时翻转?)
寄存器传输与操作:控制单元和数据通路
微操作:传输、计算、逻辑、移位
基于MUX的寄存器传输:通过数据选择器对多个数据通路进行选择
基于BUS的寄存器传输:通过总线(公共通道)进行传输,可能产生冲突
寄存器单元设计:时序电路设计法(?)和简单设计法(?)
最后
以上就是搞怪蓝天为你收集整理的数字电路复习要点的全部内容,希望文章能够帮你解决数字电路复习要点所遇到的程序开发问题。
如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。
发表评论 取消回复