我是靠谱客的博主 落寞寒风,最近开发中收集的这篇文章主要介绍verilog语法笔记 续前,觉得挺不错的,现在分享给大家,希望可以做个参考。

概述

2019-12-19

12.在verilog模块中有三种方法可以生成逻辑电路

-assign语句:

assign cs = (a0&~a1&~a2);//连续赋值, 组合逻辑

-元件的实例调用:

and and_inst(q,a,b);

-always块:

always @(posedge clk or posedge clr)

begin if(clr) q<=0;else if(en)q<=d;end//D触发器

13.并行和顺序逻辑关系的表示

在模块中逻辑功能由下面三个语句块组成:

assign cs = (a0&~a1 & ~a2);//-----1//连续赋值语句

and and_inst(qout,a,b);//-----2实例引用块

always @(posedge clk or posedge clr)//-----3

begin if(clr) q<=0;else if(en) q<=d;end//过程块

<= “非阻塞”

这三条语句是并行的,他们产生独立的逻辑电路

而在always块中:begin与end之间是顺序执行的

14.Verilog模块中的信号

只有两种主要的信号类型:

-寄存器类型:reg

在always块中被赋值的信号,往往代表触发器,但不一定是触发器。

reg用于保存值,组合逻辑带反馈。有“时间沿”,比作“照相”

-连线类型 :wire

用assign关键词指定的组合逻辑的信号或连线,并且assign语句中的信号类型必须是wire

wire用于逻辑关系,组合逻辑不能反馈。比作“照镜子”

“用组合逻辑产生时序”

注意::寄存器(reg)类型不一定是触发器。它只是在always块中赋值的信号。

 

 

最后

以上就是落寞寒风为你收集整理的verilog语法笔记 续前的全部内容,希望文章能够帮你解决verilog语法笔记 续前所遇到的程序开发问题。

如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(47)

评论列表共有 0 条评论

立即
投稿
返回
顶部