我是靠谱客的博主 积极茉莉,最近开发中收集的这篇文章主要介绍VerilogHDL串口通讯,觉得挺不错的,现在分享给大家,希望可以做个参考。

概述

/接收模块 uart_rx_path_u
`timescale 1ns / 1ps

module uart_rx_path(
input clk_i,
input uart_rx_i,

output [7:0] uart_rx_data_o,
output uart_rx_done,
output baud_bps_tb			//for simulation
);

parameter [12:0] BAUD_DIV = 13’d5208; //波特率时钟,9600bps,50Mhz/9600=5208
parameter [12:0] BAUD_DIV_CAP = 13’d2604; //波特率时钟中间采样点,50Mhz/9600/2=2604

reg [12:0] baud_div=0; //波特率设置计数器
reg baud_bps=0; //数据采样点信号
reg bps_start=0; //波特率启动标志
always@(posedge clk_i)
begin
if(baud_div==BAUD_DIV_CAP) //当波特率计数器计数到采样点时,产生采样信号baud_bps
begin
baud_bps<=1’b1;
baud_div<=baud_div+1’b1;
end
else if(baud_div<BAUD_DIV && bps_start) //当波特率计数器启动时,计数器累加
begin
baud_div<=baud_div+1’b1;
baud_bps<=0;
end
else
begin
baud_bps<=0;
baud_div<=0;
end
end

reg [4:0] uart_rx_i_r=5’b11111; //数据接收缓存器
always@(posedge clk_i)
begin
uart_rx_i_r<={uart_rx_i_r[3:0],uart_rx_i};
end
//数据接收缓存器,当连续接收到五个低电平时,即uart_rx_int=0时,作为接收到起始信号
wire uart_rx_int=uart_rx_i_r[4] | uart_rx_i_r[3] | uart_rx_i_r[2] | uart_rx_i_r[1] | uart_rx_i_r[0];

reg [3:0] bit_num=0; //接收数据个数计数器
reg uart_rx_done_r=0; //数据接收完成寄存器
reg state=1’b0;

reg [7:0] uart_rx_data_o_r0=0;//数据接收过程中,数据缓存器
reg [7:0] uart_rx_data_o_r1=0;//数据接收完成,数据寄存器

always@(posedge clk_i)
begin
uart_rx_done_r<=1’b0;
case(state)
1’b0 :
if(!uart_rx_int)//当连续接收到五个低电平时,即uart_rx_int=0时,作为接收到起始信号,启动波特率时钟
begin
bps_start<=1’b1;
state<=1’b1;
end
1’b1 :
if(baud_bps) //每次等待波特率采样中心时,接收数据,放入数据缓存器中
begin
bit_num<=bit_num+1’b1;
if(bit_num<4’d9) //接收1bit起始信号,8bit有效信号,1bit结束信号
uart_rx_data_o_r0[bit_num-1]<=uart_rx_i;
end
else if(bit_num==4’d10) //接收完成时候,接收数据个数计数器清零,产生接收完成标志位,并将数据写入数据寄存器,关闭波特率时候
begin
bit_num<=0;
uart_rx_done_r<=1’b1;
uart_rx_data_o_r1<=uart_rx_data_o_r0;
state<=1’b0;//进入状态0,再次循环检测
bps_start<=0;
end
default:;
endcase
end

assign baud_bps_tb=baud_bps;//for simulation
assign uart_rx_data_o=uart_rx_data_o_r1;
assign uart_rx_done=uart_rx_done_r;
endmodule

//发送模块uart_tx_path_u
`timescale 1ns / 1ps

module uart_rx_path(
input clk_i,
input uart_rx_i,

output [7:0] uart_rx_data_o,
output uart_rx_done,
output baud_bps_tb			//for simulation
);

parameter [12:0] BAUD_DIV = 13’d5208; //波特率时钟,9600bps,50Mhz/9600=5208
parameter [12:0] BAUD_DIV_CAP = 13’d2604; //波特率时钟中间采样点,50Mhz/9600/2=2604

reg [12:0] baud_div=0; //波特率设置计数器
reg baud_bps=0; //数据采样点信号
reg bps_start=0; //波特率启动标志
always@(posedge clk_i)
begin
if(baud_div==BAUD_DIV_CAP) //当波特率计数器计数到采样点时,产生采样信号baud_bps
begin
baud_bps<=1’b1;
baud_div<=baud_div+1’b1;
end
else if(baud_div<BAUD_DIV && bps_start) //当波特率计数器启动时,计数器累加
begin
baud_div<=baud_div+1’b1;
baud_bps<=0;
end
else
begin
baud_bps<=0;
baud_div<=0;
end
end

reg [4:0] uart_rx_i_r=5’b11111; //数据接收缓存器
always@(posedge clk_i)
begin
uart_rx_i_r<={uart_rx_i_r[3:0],uart_rx_i};
end
//数据接收缓存器,当连续接收到五个低电平时,即uart_rx_int=0时,作为接收到起始信号
wire uart_rx_int=uart_rx_i_r[4] | uart_rx_i_r[3] | uart_rx_i_r[2] | uart_rx_i_r[1] | uart_rx_i_r[0];

reg [3:0] bit_num=0; //接收数据个数计数器
reg uart_rx_done_r=0; //数据接收完成寄存器
reg state=1’b0;

reg [7:0] uart_rx_data_o_r0=0;//数据接收过程中,数据缓存器
reg [7:0] uart_rx_data_o_r1=0;//数据接收完成,数据寄存器

always@(posedge clk_i)
begin
uart_rx_done_r<=1’b0;
case(state)
1’b0 :
if(!uart_rx_int)//当连续接收到五个低电平时,即uart_rx_int=0时,作为接收到起始信号,启动波特率时钟
begin
bps_start<=1’b1;
state<=1’b1;
end
1’b1 :
if(baud_bps) //每次等待波特率采样中心时,接收数据,放入数据缓存器中
begin
bit_num<=bit_num+1’b1;
if(bit_num<4’d9) //接收1bit起始信号,8bit有效信号,1bit结束信号
uart_rx_data_o_r0[bit_num-1]<=uart_rx_i;
end
else if(bit_num==4’d10) //接收完成时候,接收数据个数计数器清零,产生接收完成标志位,并将数据写入数据寄存器,关闭波特率时候
begin
bit_num<=0;
uart_rx_done_r<=1’b1;
uart_rx_data_o_r1<=uart_rx_data_o_r0;
state<=1’b0;//进入状态0,再次循环检测
bps_start<=0;
end
default:;
endcase
end

assign baud_bps_tb=baud_bps;//for simulation
assign uart_rx_data_o=uart_rx_data_o_r1;
assign uart_rx_done=uart_rx_done_r;
endmodule

最后

以上就是积极茉莉为你收集整理的VerilogHDL串口通讯的全部内容,希望文章能够帮你解决VerilogHDL串口通讯所遇到的程序开发问题。

如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(52)

评论列表共有 0 条评论

立即
投稿
返回
顶部