我是靠谱客的博主 舒心鸵鸟,最近开发中收集的这篇文章主要介绍verilog中状态机的三种编码方式的比较(二进制码、独热码、格雷码),觉得挺不错的,现在分享给大家,希望可以做个参考。

概述

最近做了一个小项目,是关于状态机中三种编码方式的比较,总结了一下三种编码方式的不同,可以会在以后IC笔试面试过程中用到,简单记录一下三种编码方式的优缺点。

三种编码方式如下图所示:其中独热码只有一位为1;格雷码每次只有一位变化;二进制码每次加1
在这里插入图片描述
独热码:
特征:每次只有一位为1
优点:因为每次只有一位为1,减少了编码的复杂度,一定程度上提高了系统的速度。
缺点:因为每次只有一位为1,需要的触发器多,在一定程度上增大了电路发生毛刺、亚稳态的概率

格雷码:
特征:每次只有一位变化
优点:因为每次只有一位变化,需要的触发器少,电路发生毛刺、亚稳态的概率小
缺点:因为每次只有一位变化,编码方式复杂

二进制码:
特征:每次加1
优点:因为每次加1,编码方式简单
缺点:因为每次加1,触发器反转次数多,也容易出现亚稳态的状况。

总结:在FPGA中当状态较少时(状态数4-24),使用独热码效果较好(;当状态较多时(>24),使用格雷码较好(状态多,使用触发器少的、毛刺少的!稳定!!)

最后

以上就是舒心鸵鸟为你收集整理的verilog中状态机的三种编码方式的比较(二进制码、独热码、格雷码)的全部内容,希望文章能够帮你解决verilog中状态机的三种编码方式的比较(二进制码、独热码、格雷码)所遇到的程序开发问题。

如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(59)

评论列表共有 0 条评论

立即
投稿
返回
顶部