概述
计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。
计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。
1.1 计数器设计目的
(1)每隔1s,计数器增1;能以数字形式显示时间。
(2)熟练掌握计数器的各个部分的结构。
(3)计数器间的级联。
(4)不同芯片也可实现六十进制。
1.2 计数器设计组成
(1)用两个74ls161芯片和门电路元件实现。
(2)当定时器递增到59时,定时器会自动返回到00显示,然后继续计时。
(3)本设计主要设备是两个74LS161同步十六进制计数器,并且由200HZ、5V电源供电。
(4)两个芯片间的级联。
六十进制计数器设计描述
2.1 74LS161的功能
74LS161为4位二进制同步加法计数器。图2-1是它的管脚排列图,其中
是异步清零端,
是预置数控制端,D3 D2 D1 D0是预置数输入端,CTt和CTp是计数使能端,CO是进位输出端(CO=Q3 Q0)。
图2-1 74LS161的管脚排列图
表2-1是74LS161的功能表,由表可知,74LS161具有以下功能:
表2-1 74LS161的功能表输入输出
CTt CTpCPD3 D2 D1 D0Q3 Q2 Ql Q0
0
1
1
1
1×
0
1
1
1× ×
× ×
0 ×
× 0
1 1×
↑
×
×
↑× × × ×
D3 D2 D1 D0
× × × ×
× × × ×
× × × ×0 0 0 0
D3 D2 D1 D0
保持
保持
计数
(1)异步清零。当
=0时,不管其他输入端的状态如何,不论有无时钟脉冲CP,计数器输出将被直接置零(Q3Q2QlQ0=0000),称为异步清零。
(2)同步预置数。当
=1、
=0时,且在输入时钟脉冲CP上升沿的作用下,输入端的数据D3 D2 D1 D0被置入计数器的输出端,即Q3Q2QlQ0=D3 D2 D1 D0。由于这个操作要与CP上升沿同步,所以称为同步预置数。
(3)保持。当
=
=1,且CTtCTp=0时,不论有无CP脉冲作用,计数器都将保持原有的状态不变。
(4)计数。当
=
=CTt=CTp=1时,在CP端输入计数脉冲,74161处于计数状态,其状态表与表1 相同。
2.2方案框架
六十进制计数器个位和十位的实现:利用两片74LS161分别作为六十进制计数器的高位和低位,分别与数码管连接。把其中的一个通过一个与门器件构成一个十进制计数器,另一个芯片构成六进制计数器。十进制计数器(个位)和六进制计数器(十位)均采用反馈清零法利用两个74LS161构成。在计数过程中,不管74LS161输出处于哪一状态,只要异步清零输入端
出现低电平,74LS161的输入端立即返回到0000状态。清零信号消失后,74LS161又从0000状态开始重新计数。这种方法即为反馈清零法。
计数器十位的计数要求:当个位计数器从1001计数到0000时,十位计数器要计数一次,可通过两芯片之间级联实现。
使用200HZ时钟信号作为计数器的时钟脉冲。根据设计基理可知,计数器初值为00,按递增方式计数,增到59时,再自动返回到00。图2-2为60进制计数器的总体框图。
图2-2 系统总体框图
六十进制计数器的设计与仿真
3.1基本电路分析设计
(1)十进制计数器(个位)电路:计数器应从0000状态开始计数,当第十个CP脉冲出现时,即1010状态出现时应立即返回到0000状态。需要说明的是,电路是在进入1010状态后立即被置成0000状态。如图3-1所示电路,Q3、Ql作为反馈信号接到与非门的输入端,与非门的输出端与74LS161的清零端
相连。
图3-1 十进制计数器(个位)
(2)六进制计数器(十位)电路:计数器应从0000状态开始计数,当第六个CP脉冲出现时,即0110状态出现时应立即返回到0000状态。需要说明的是,电路是在进入0110状态后立即被置成0000状态。如图3-2所示电路,Q3、Q2作为反馈信号接到与非门的输入端,与非门的输出端与74LS161的清零端
相连。
图3-2 六进制计数器(十位)来自个位的进位电路:十进制计数器(个位)的输出端Q1、Q2接到与门的输入端,与门的输出端与六进制计数器(十位)相连。当十进制计数器(个位)计数到1001状态时,六进制计数器(十位)ET端接收到1信号,此时六进制计数器(十位)处于保持状态,当下一个CP脉冲信号到来时,计数器(个位)和计数器(十位)同时处于计数状态,紧接着计数器十位ET端接收到0信号,继而保持新的状态。来自个位的进位电路如图3-3所示。
图3-3 来自个位的进位电路
(4)时钟脉冲电路
图3-4 时钟脉冲电路
(5)选定仪器列表
表3-1 仪器列表仪器名称型号数量用途
同步十六进制计数器74LS161N2片级联构成60进制计数器
与非门7400N2个辅助设计构成其他计数器
与门7408J1个辅助设计构成个位进位电路
共阴极显示器DCD-HEX2只显示数字计数
电压源Vcc +5v1个提供电压
时钟脉冲+5V 200Hz1个提供时钟脉冲电压
(6)译码显示电路
图3-5 译码显示电路
综上所述,可设计六十进制计数器电路如图3-6所示。
图3-6 六十进制计数器
3.2 计数器电路的仿真
进入Multisim12.0界面,选择放置元件,按照电路图进行线路连接,同时标明所需参数值,确认电路无误后,即可单击仿真按钮,实现对电路的仿真工作。观察结果看是否与理论分析的预测结果相同。如图3-7所示为该六十进制计数器的仿真图。
图3-7 六十进制计数器电路仿真图
完整的Word格式文档51黑下载地址:
设计60进制计数器--数电课程设计.doc
(152.34 KB, 下载次数: 69)
2018-5-3 14:34 上传
点击文件名下载附件
下载积分: 黑币 -5
最后
以上就是乐观大米为你收集整理的两片74161实现60进制_74LS161设计60进制计数器-数电课程设计的全部内容,希望文章能够帮你解决两片74161实现60进制_74LS161设计60进制计数器-数电课程设计所遇到的程序开发问题。
如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。
发表评论 取消回复