- Verilog MIPS32 CPU(一)-- PC寄存器
- Verilog MIPS32 CPU(二)-- Regfiles
- Verilog MIPS32 CPU(三)-- ALU
- Verilog MIPS32 CPU(四)-- RAM
- Verilog MIPS32 CPU(五)-- CP0
- Verilog MIPS32 CPU(六)-- MDU
- Verilog MIPS32 CPU(七)-- DIV、DIVU
- Verilog MIPS32 CPU(八)-- 控制器
module pcreg( input clk, input rst, input ena, input [31:0] data_in, output [31:0] data_out ); reg [31:0] data=32'b0; always @(posedge clk or posedge rst) begin if(rst) data<=32'h00400000; //reset key else begin if(ena) data<=data_in; //enable ,input end end assign data_out = data; endmodule
转载于:https://www.cnblogs.com/liutianchen/p/7616749.html
最后
以上就是呆萌西牛最近收集整理的关于Verilog MIPS32 CPU(一)-- PC寄存器的全部内容,更多相关Verilog内容请搜索靠谱客的其他文章。
本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
发表评论 取消回复