我是靠谱客的博主 明理糖豆,最近开发中收集的这篇文章主要介绍下降沿触发的jk触发器(带异步复位和置位功能)_边沿触发器 || D触发器 || JK触发器 || 逻辑功能转换 工作特性 || 重难点 || 数电...,觉得挺不错的,现在分享给大家,希望可以做个参考。

概述

边沿触发器 || D触发器 || JK触发器 || 逻辑功能转换 || 脉冲工作特性 || 重难点 || 数电

1.触发器基础

前面介绍了门控锁存器。对于门控锁存器,在控制信号C有效期间,输入信号的任何变化都将直接引起锁存器输出状态的改变。因此也可以说,门控锁存器是对电平敏感的。

本文将介绍触发器(FF:Flip-Flop),触发器是对边沿敏感的。

d78bc0f67e27cda27742de162b1e2947.png

触发器分为两种类型:

  • 主从触发器(现在很少见)
  • 边沿触发器

主从触发器现在很少见了,实际使用的都是边沿触发器,所以下面只介绍边沿触发器。

ebcd8cfea6e388fa79269e721f5dd08f.png

下面将介绍两种类型的边沿触发器:

  • D触发器
  • JK触发器

1.1 边沿D触发器

边沿D触发器的电路结构与逻辑符号如图所示,使用了3个由与非门构成的RS锁存器。

输入D从一个锁存器输入,两个锁存器共用时钟信号CLK,第三个锁存器产生触发器状态输出Q和Q非。此外还有一个异步置零端(RD非)和一个异步置一端(SD非)。

在边沿触发器的逻辑符号中,在C1端加上了动态符号——一个箭头,说明触发器只对时钟的上升沿响应,如果再在动态符号前面加上一个圆圈,则表示触发器只对时钟的下降沿响应。

输入端D前面标有一个“1”,表示这个输入端受时钟信号的影响,而在置一端和置零端S和R的前面没有标注1,说明这两个输入端不受时钟信号的影响,也就是说他们是异步置一和异步置零端。

靠近S和R的边框标有小圆圈,表明置1端和置0端是低电平有效。

04c463bb85733e1cc22182f953f3f058.png

关于上示电路的工作原理,请看视频1的3'15"~5'07"处,由于我实在是头晕,所以跳过这部分。

下面是D触发器的特性表。

c03f6c38e8d1bbc57874694adee283b7.png

下面是时序图,

178486a7aac8a05e657393047457c3e3.png

1.2 边沿JK触发器

下面是负边沿JK触发器的逻辑图,是在正边沿D触发器的基础上,添加了部分逻辑电路。

它有两个输入端J和K。

CLK时钟信号经过反相后,加到正边沿D触发器的时钟输入端,因此得到的JK触发器是负边沿有效的。JK触发器的逻辑符号如下图右侧所示,C1时钟输入前面加了一个小圆圈,表示触发器只对时钟的下降沿响应。

另外要重点记忆JK触发器的特性方程。

32d240f408431091aba4611e604a94e6.png

下面是JK触发器的特性表,

484c61ab600f411264ecb5d3c2bb44d5.png

时序图和状态图如下图所示,

bafacb5a8e9b0901444bf85a1f3e876c.png

1.3 T触发器

ebf4fed96c1e03893b21ae8dec8ed1c1.png

1.4 T'触发器

812d29c40f31946c913000bb2a44ca21.png

后面会经常用到T'触发器。

1.4 部分集成触发器

93c66d6e1b0105889abf0e54f61f783d.png

2.触发器逻辑功能转换

已有触发器加上转换电路构成代求触发器。

1c65a1f429b1d340a1ef46c37d6a245b.png

2.1如何把JK触发器转换为D触发器

20fb0b6796075cb5c3d85ec056e71104.png

2.2如何把JK触发器转换为T触发器

f85b15e895866e3539f349fd79a31d3c.png

7240b2b1cfbbdf18442fe9ce9de987a3.png

2.3如何把JK触发器转换为T‘触发器

812d29c40f31946c913000bb2a44ca21.png

2.4如何把D触发器转换为T触发器和T'触发器

a9e89f7959a7caff2a12ca4f4c54d383.png

2.5 例

活用数据选择器MUX。

64cc5ceb46c37ff13adbcf1467e5e324.png

3触发器的脉冲工作特性(了解)

3.1输入信号的建立和保持时间

42a448e613e1b765c4f923a3ba6798f1.png

建立时间是信号D提前于触发边沿的时间。

56950ea89aad357e89a6d95efb8c4ed8.png

保持时间是信号D触发边沿到来后保持的时间。

3.2触发器的传输延迟时间

b7d210d36e02d52d0d5a4f44d0e037fd.png

3.3触发器的最高时钟频率

c5e4f7b3942bda725f4a1691f0ee7095.png

3.4触发器的最小脉冲宽度

3031be1e4ab015ee0de54fa455d0fb73.png

丢题目,

a46f9b9eb32ac6da5eb7669bc8394240.png

视频:MOOC-数字逻辑电路-第六单元 时序逻辑电路(1)-触发器

最后

以上就是明理糖豆为你收集整理的下降沿触发的jk触发器(带异步复位和置位功能)_边沿触发器 || D触发器 || JK触发器 || 逻辑功能转换 工作特性 || 重难点 || 数电...的全部内容,希望文章能够帮你解决下降沿触发的jk触发器(带异步复位和置位功能)_边沿触发器 || D触发器 || JK触发器 || 逻辑功能转换 工作特性 || 重难点 || 数电...所遇到的程序开发问题。

如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(53)

评论列表共有 0 条评论

立即
投稿
返回
顶部