概述
在FPGA使用中,常常需要进行信号的边沿检测,如在串口通信中,需要检测接收信号的下降沿来判断串口的的起始位。
常用的方法就是:设计两个一位的寄存器,用来接收被检测的信号,系统时钟来一次记一次输入信号,如果用了两个寄存器直接异或就可以了;使用高频的时钟对信号进行采样,因此要实现上升沿检测,时钟频率至少要在信号最高频率的2倍以上,否则就可能出现漏检测。代码如下:
module edge_detect(sys_clk,rst_n,signal,pos_edge,neg_edge,both_edge);
input sys_clk; //系统时钟
input rst_n; //复位信号
input signal; //待检测信号
output pos_edge; //检测上升沿
output neg_edge; //检测下降沿
output both_edge; //检测上边沿
reg sig_r0,sig_r1;//状态寄存器
always @(posedge sys_clk or negedge rst_n)
begin
if(rst_n)
begin
sig_r0 <= 1'b0;
sig_r1 <= 1'b0;
end
else
begin
sig_r0 <= signal;
sig_r1 <= sig_r0;
end
end
assign pos_edge = ~sig_r1 & sig_r0; //上升沿检测
assign neg_edge = sig_r1 & ~sig_r0; //下降沿检测
assign both_edge = sig_r0 ^ sig_r1; //双边沿检测
endmodule
最后
以上就是威武背包为你收集整理的FPGA学习——verilog捕捉信号上升沿下降沿的全部内容,希望文章能够帮你解决FPGA学习——verilog捕捉信号上升沿下降沿所遇到的程序开发问题。
如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。
本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
发表评论 取消回复