【FPGA】在 Quartus-II 中自己用门电路设计一个D触发器,并进行仿真,时序波形验证一.门电路设计D触发器,进行仿真验证二.调用D触发器,进行仿真验证四.参考链接
文章目录一.门电路设计D触发器,进行仿真验证1.新建工程2.创建原理图文件3.创建vwm格式波形文件二.调用D触发器,进行仿真验证1.新建工程2.创建方框文件3.编译原理图文件,查看硬件电路图4.创建vwm格式波形文件及时序仿真四.参考链接D触发器 D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。 因此,D触发器在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即"0"和&q