simulink与modelsim联合仿真buck闭环设计 主电路用simulink搭建,控制电路完全有verilog语言实现
适用于验证基于fpga的电力电子变换器控制,由于控制回路完全由verilog语言编写,因此仿真验证通过,可直接下载进fpga板子,极大缩短了开发数字电源的研发周期。主电路用simulink搭建,控制电路完全有verilog语言实现(包括DPWM,PI补偿器)以及simulink与modelsim的联合仿真调试说明文档。simulink与modelsim联合仿真buck闭环设计。包括:buck主电路以及控制回路设计文档,仿真文件。