异步时序逻辑电路分析——数电第六章学习
异步时序电路与同步时序电路的分析方法不同,不是每次电路状态改变时触发器都有时钟信号。只有那些有时钟信号的触发器才需要计算次态。没有时钟信号的触发器保持原来状态不变。分析步骤,名词解释详情见我另一篇blog同步时序逻辑电路分析——数电第六章学习计算触发器次态时,首先应找出每次电路转换时各个触发器是否有clk信号。观察电路可以发现,Q0每次从1变到0,产生clk1和clk3。Q1每次从1变到0产生clk2。所示电路中有4 个触发器, 它们的状态组合有16 种, 而表中只包含了10 种, 因此