我是靠谱客的博主 饱满金针菇,最近开发中收集的这篇文章主要介绍计算机组成原理第五版期末考试题库,计算机组成原理期末考试习题集与答案解析...,觉得挺不错的,现在分享给大家,希望可以做个参考。

概述

a7f4a3f590493a1e451dd952a488fd7c.gif 计算机组成原理期末考试习题集与答案解析

(70页)

770a3a3a7166678bbb2d9104d424cfc9.png

本资源提供全文预览,点击全文预览即可全文预览,如果喜欢文档就下载吧,查找使用更方便哦!

29.9 积分

 《计算机组成原理》练习题一、 单项选择题1.CPU响应中断的时间是__C____。 A.中断源提出请求; B.取指周期结束; C.执行周期结束; D.间址周期结束。 2.下列说法中___C___是正确的。 A.加法指令的执行周期一定要访存; B.加法指令的执行周期一定不访存; C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3.垂直型微指令的特点是__C____。 A.微指令格式垂直表示; B.控制信号经过编码产生; C.采用微操作码; D.采用微指令码。 4.基址寻址方式中,操作数的有效地址是___A___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.寄存器内容加上形式地址。 5.常用的虚拟存储器寻址系统由___A___两级存储器组成。 A.主存-辅存; B.Cache-主存; C.Cache-辅存; D.主存—硬盘。 6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。 A.停止CPU访问主存; B.周期挪用; C.DMA与CPU交替访问; D.DMA。 7.在运算器中不包含____D__。 A.状态寄存器; B.数据总线; C.ALU; D.地址寄存器。 8.计算机操作的最小单位时间是__A____。 A.时钟周期; B.指令周期; C.CPU周期; D.中断周期。 9.用以指定待执行指令所在地址的是__C____。 A.指令寄存器; B.数据计数器; C.程序计数器; D.累加器。 10.下列描述中___B___是正确的。 A.控制器能理解、解释并执行所有的指令及存储结果; B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C.所有的数据运算都在CPU的控制器中完成; D.以上答案都正确。 11.总线通信中的同步控制是___B___。 A.只适合于CPU控制的方式; B.由统一时序控制的方式; C.只适合于外围设备控制的方式; D.只适合于主存。 12.一个16K×32位的存储器,其地址线和数据线的总和是__B____。 A.48; B.46; C.36; D.32。 13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是___A___。A.512K; B.1M; C.512KB; D.1MB。 14.以下___B___是错误的。A.中断服务程序可以是操作系统模块; B.中断向量就是中断服务程序的入口地址; C.中断向量法可以提高识别中断源的速度; D.软件查询法和硬件法都能找到中断服务程序的入口地址。 15.浮点数的表示范围和精度取决于___C___ 。 A.阶码的位数和尾数的机器数形式; B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数; D.阶码的机器数形式和尾数的机器数形式。 16.响应中断请求的条件是___B___。 A.-省略部分-,4K ×8 位RAM,2K×8 位ROM,以及74138 译码器和各种门电路,如图所示。画出CPU 与存储器连接图,要求:(1)主存地址空间分配:A000H~A7FFH 为系统程序区;A800H~AFFFH 为用户程序区。 (2)合理选用上述存储芯片,说明各选几片,并写出每片存储芯片的二进制地址范围。 (3)详细画出存储芯片的片选逻辑。 (2) 根据主存地址空间分配为:A15 … A11 … A7 … A3 … A02K×8位ROM 1片1K×4位RAM 2片1K×4位RAM 2片(2)选出所用芯片类型及数量对应A000H~A7FFH系统程序区,选用一片2K×8位ROM芯片;对应A800H~AFFFH用户程序区,选用4片1K×4位RAM芯片。(3)CPU与存储芯片的连接图如图所示7、设CPU 共有16 根地址线,8 根数据线,并用作访存控制信号(低电平有效),用作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。画出CPU 与存储器的连接图,要求: (1)存储芯片地址空间分配为:0~8191 为系统程序区;8192~32767 为用户程序区。 (2)指出选用的存储芯片类型及数量; (3)详细画出片选逻辑。 答:(1)二进制地址码  (2)0~8191 为系统程序区,选用1 片8K×8 位ROM 芯片;8192~32767 为用户程序区,选用3 片8K ×8 位RAM 芯片。(3)存储器片选逻辑图8、设CPU 共有16 根地址线,8 根数据线,并用作访存控制信号(低电平有效), 用作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。画出CPU 与存储器的连接图,要求: (1)存储芯片地址空间分配为:最大4K 地址空间为系统程序区,相邻的4K 地址空间为系统程序工作区,最小16K 地址空间为用户程序区; (2)指出选用的存储芯片类型及数量; (3)详细画出片选逻辑。答:(1)主存地址空间分配  (2 )根据主存地址空间分配 最大4K 地址空间为系统程序区,选用2 片2K ×8 位ROM 芯片;  相邻的4K 地址空间为系统程序工作区,选用2 片4K ×4 位RAM 芯片;  最小16K 地址空间为用户程序区,选用2 片8K×8 位RAM 芯片。 (3)存储芯片的片选逻辑图 9、共有16 根地址线和8 根数据线,并用作访存控制信号,作读写命令信号(高电平读,低电平写)。设计一个容量为32KB,地址范围为0000H~7FFFH,且采用低位交叉编址的四体并行存储器。要求: (1)采用下图所列芯片,详细画出CPU 和存储芯片的连接图。 (2)指出图中每个存储芯片的容量及地址范围(用十六进制表示)。答:32KB 四体结构的存储器可由4 片8K×8 位存储芯片组成,由于采用低位交叉编址,因此需用末两位地址A1 、A0 控制片选信号,用13 根地址线A14 ~A2 与存储芯片的地址线相连。满足地址范围为0000H ~7FFFH 的存储器与CPU 的连接图如图4.9 所示,图中每片存储芯片的地址范围是:  第0 片0,4,......,7FFCH  第1 片 1,5,......,7FFDH  第2 片2,6,......,7FFEH  第3 片3,7,......,7FFFH 关 键 词: 期末 考试 习题集 原理 组成 答案 解析 计算机

4d91c43bfc72ca913299809b07b4968f.gif  天天文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。

最后

以上就是饱满金针菇为你收集整理的计算机组成原理第五版期末考试题库,计算机组成原理期末考试习题集与答案解析...的全部内容,希望文章能够帮你解决计算机组成原理第五版期末考试题库,计算机组成原理期末考试习题集与答案解析...所遇到的程序开发问题。

如果觉得靠谱客网站的内容还不错,欢迎将靠谱客网站推荐给程序员好友。

本图文内容来源于网友提供,作为学习参考使用,或来自网络收集整理,版权属于原作者所有。
点赞(39)

评论列表共有 0 条评论

立即
投稿
返回
顶部