同步时序电路在同步时序系统中,由于系统中所有触发器都依赖同一个时钟的驱动,所以时钟信号的负载极为沉重。由于实际电路中每个逻辑门的输入端都存在分布电容,连接线对地也存在分布电容,所以当时钟信号频率很高时,流过这些电容的充放电电流会增加得很大,这也导致了驱动电流增加。所以在高速、大规模同步数字逻辑电路设计中,还必须考虑时钟信号的驱动能力问题。时钟抖动时钟信号的周期可能由于电源电压波动以及温度波动等原因而产生的微小变化。时钟扭曲由于时钟信号的延时而导致到达每个触发器的时钟信号参差不齐。米利模型转
笔记
2023-05-14
31 点赞
0 评论
46 浏览