FPGA中关于复位的总结
复位复位的基本目的是使器件能够进入可以正常工作的状态(可知态)。当系统进入异常状态后,通过复位能够让系统重新正常工作。一般把复位分为同步复位、异步复位以及无复位。无论是同步复位还是异步复位,复位数必须保证和谐(is timed),以保证复位的释放在一个时钟周期内完成。同步复位同步复位原理同步复位被定义为连接到寄存器或其他同步单元的输入信号,当其有效时,系统被复位。同步复位要求,复位的前沿和后沿(leading and trailing edges)必须远离时钟沿。module rst_syn(