【QUARTUSII】数字电路设计仿真实验数字电路设计仿真实验
数字电路设计仿真实验一、实验目的1、通过计数器的设计仿真,让学生掌握QUARTUSII进行电子设计的基本流程。2、初步了解可编程器件设计的全过程。3、加深对计数器的认识4、了解用VHDL语言实现计数器的过程二、主要仪器设备EDA实验系统1台PC机三、实验内容1、运用VHDL设计1个4位二进制计数器,计数范围从0000计到1111。2、在1的基础上增加时钟使能作用及异步清零功能3、在2的基础上实现计数器的计数范围控制,如从0000计到1001。四、 实验步骤QUARTUSII软件的