【Xilinx DDS】Vivado代码实现FPGA DDS实验目的一、调用ROM IP核二、生成顶层模块三、仿真文件的编写四、进行仿真验证
实验目的:本实验工程目的是实现输出数据位宽为16的正弦波形。一、调用ROM IP核打开vivado,创建实验工程,点击左侧菜单栏的IP Catalog,搜索Block,就可以看到block memory generator,双击打开进行配置。首先在basic选项卡中将memory type配置成单端口的ROM,因为我们会事先将数据存入ROM中,只需要对它的地址空间进行读取即可,同时也可以将这个IP定义成自己想要的名称,方便辨别。其余保持默认。在port A options选...