数电5_3——边沿触发的触发器1. 双D触发器2. CMOS传输门的边缘触发器3. 维持阻塞触发器4. 动作特点
由于JK触发器存在一次变化问题,所以抗干扰能力差。为了提高触发器工作的可靠性,希望触发器的次态(新态)仅决定于CLK的下降沿(或上升沿)到达时刻的输入信号的状态,与CLK的其它时刻的信号无关。这样出现了各种边沿触发器边沿触发的触发器1. 双D触发器电路结构与工作原理2. CMOS传送门的边缘触发器1. 双D触发器电路结构与工作原理用两个电平触发D触发器组成的边沿触发器,时钟相连当CLK=0,触发器输出状态不变,FF1的状态与D相同当CLK=1,上升沿到来时,触发器FF1的状态与上升沿到来前